The app is a complete free handbook of VLSI with diagrams and graphs. It is part of electronics & communications engineering education which brings important topics, notes, news & blog on the subject. Download the App as quick reference guide & ebook on this electronics & communications engineering subject.
The app covers more than 90 topics of VLSI Design in detail. These topics are divided in 5 units.
You can very easily pass and succeed in your exams or interviews, the app provides quick revision and reference to the topics like a detailed flash card.
Each topic is complete with diagrams, equations and other forms of graphical representations for easy understanding. Some of topics Covered in this application are:
1. Semiconductor memories :Introduction and types
2. Read Only Memory (ROM)
3. Three transistor DRAM cell
4. One transistor DRAM Cell
5. Flash memory
6. Low - Power CMOS Logic Circuits: Introduction
7. Design of CMOS inverters
8. MOS Inverters : introduction to switching characteristics
9. Scan-Based Techniques
10. Built-In Self Test (BIST) Techniques
11. Historical prospective of VLSI Design : Moore's Law
12. Classification of CMOS digital circuit types
13. A Circuit Design Example
14. VLSI Design methodologies
15. VLSI Design flow
16. Design Hierarchy
17. Concept of regularity, modularity and locality
18. CMOS fabrication
19. Fabrication Process Flow : Basic Steps
20. Fabrication of the nMOS transistor
21. CMOS fabrication : p-well process
22. CMOS fabrication : n-well process
23. CMOS fabrication : twin tub process
24. Stick diagrams and mask layout design
25. MOS transistor : physical structure
26. The MOS System under External Bias
27. Structure and operation of MOSFET
28. The threshold voltage
29. Current voltage characteristics of MOSFET
30. Mosfet scaling
31. Effects of scaling
32. Small Geometry Effects
33. MOS Capacitances
34. MOS inverter
35. Voltage transfer characteristics (VTC) of MOS inverter
36. Inverters with n-type MOSFET load
37. Resistive load inverter
38. Design of Depletion-Load Inverters
39. CMOS inverter
40. Delay time definitions
41. Calculation of Delay Times
42. Inverter Design with Delay Constrains : Example
43. Combinational MOS Logic Circuits : introduction
44. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NOR Gate
45. MOS Logic Circuits with Depletion nMOS Loads : Generalized NOR structure with multiple inputs
46. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NOR gate
47. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NAND Gate
48. MOS Logic Circuits with Depletion nMOS Loads : Generalized NAND structure with multiple inputs
49. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NAND gate
50. CMOS logic circuits : NOR2 (two input NOR ) gate
51. CMOS NAND2 (two input NAND) gate
52. Layout of Simple CMOS Logic Gates
53. Complex Logic Circuits
54. Complex CMOS Logic Gates
55. Layout of Complex CMOS Logic Gates
56. AOI and OAI Gates
57. Pseudo-nMOS Gates
58. CMOS Full-Adder Circuit & carry ripple adder
59. CMOS Transmission Gates (Pass Gates)
60. Complementary Pass-Transistor Logic (CPL)
61. Sequential MOS logic Circuits : Introduction
62. Behavior of Bistable Elements
63. The SR Latch Circuit
64. Clocked SR Latch
65. Clocked JK Latch
66. Master-Slave Flip-Flop
67. CMOS D-Latch and Edge-Triggered Flip-Flop
68. Dynamic Logic Circuits : Introduction
69. Basic Principles of Pass Transistor Circuits
All topics are not listed because of character limitations set by the Play Store.
این نرم افزار یک کتاب رایگان کامل از VLSI با نمودار و نمودار است. این بخشی از آموزش الکترونیک و مهندسی ارتباطات که موضوعات مهم، یادداشت ها، اخبار و وبلاگ در مورد این موضوع به ارمغان می آورد است. دانلود نرم افزار به عنوان راهنمای مرجع سریع و کتاب در این الکترونیک و ارتباطات موضوع مهندسی.
این نرم افزار شامل بیش از 90 موضوعات VLSI طراحی در جزئیات. این موضوعات در 5 واحد تقسیم شده است.
شما به راحتی می تواند عبور و موفقیت در امتحانات و یا مصاحبه های خود را، این برنامه به موضوعاتی مانند یک کارت فلش دقیق فراهم می کند نسخه سریع و مرجع است.
هر موضوع با نمودارها، معادلات و اشکال دیگر نمایندگی های گرافیکی برای درک آسان است. برخی از موضوعات مطرح شده در این نرم افزار عبارتند از:
1. خاطرات نیمه هادی: مقدمه و انواع
2. حافظه فقط خواندنی (ROM)
3. سه ترانزیستور سلول DRAM
4. یک ترانزیستور DRAM همراه
5. حافظه فلش
6. پایین - قدرت CMOS مدارهای منطقی: مقدمه
7. طراحی اینورترهای CMOS
8. MOS اینورتر: مقدمه ای بر ویژگی های سوئیچینگ
9. تکنیک های اسکن بر اساس
10. ساخته شده در تست خود (BIST) تکنیک
11. آینده نگر تاریخی VLSI طراحی: قانون مور
12. طبقه بندی انواع مدار دیجیتال CMOS
13. یک مثال طراحی مدار
14. روش های VLSI طراحی
جریان 15. VLSI طراحی
16. طراحی سلسله مراتبی
17. مفهوم نظم، ماژولار بودن و محل
ساخت 18. CMOS
19. ساخت جریان فرایند: مراحل اساسی
20. ساخت ترانزیستور
21. CMOS ساخت: روند P-خوبی
22. CMOS ساخت: روند N-خوبی
23. CMOS ساخت: دوقلو فرآیند وان
24. نمودار استیک و طراحی چیدمان ماسک
25. MOS ترانزیستور: ساختار فیزیکی
26. سیستم MOS تحت تعصب خارجی
27. ساختار و بهره برداری از MOSFET
28. ولتاژ آستانه
29. ویژگی های ولتاژ از MOSFET
پوسته پوسته شدن 30. ماسفت
31. اثر پوسته پوسته شدن
اثر 32. کوچک هندسه
33. MOS خازن
اینورتر 34. MOS
35. ویژگی های انتقال ولتاژ (VTC) اینورتر MOS
36. اینورتر با نوع n بار MOSFET
37. اینورتر بار مقاومتی
38. طراحی اینورتر تخلیه بار
اینورتر 39. CMOS
40. تعاریف زمان تاخیر
41. محاسبه تاخیر بار
42. طراحی اینورتر با تاخیر محدود: به عنوان مثال
43. ترکیبی MOS مدارهای منطقی: مقدمه
44. MOS مدارهای منطقی با بارهای تخلیه NMOS: دو ورودی گیت NOR
45. MOS مدارهای منطقی با بارهای تخلیه NMOS: تعمیم NOR ساختار با ورودی های متعدد
46. MOS مدارهای منطقی با بارهای تخلیه NMOS: تجزیه و تحلیل گذرا از گیت NOR
47. MOS مدارهای منطقی با بارهای تخلیه NMOS: دو ورودی NAND گیت
48. MOS مدارهای منطقی با بارهای تخلیه NMOS: ساختار NAND ژنرالیزه با ورودی های متعدد
49. MOS مدارهای منطقی با بارهای تخلیه NMOS: تجزیه و تحلیل گذرا گیت
50. CMOS مدارهای منطقی: NOR2 (دو ورودی NOR) دروازه
51. CMOS NAND2 (دو ورودی NAND) دروازه
52. طرح از ساده منطق CMOS گیتس
53. مدارهای منطقی مجتمع
54. مجتمع CMOS منطق گیتس
55. طرح مجتمع CMOS منطق گیتس
56. AOI و OAI گیتس
57. شبه NMOS گیتس
58. CMOS کامل جمع کننده مدار و حمل جمع کننده موج دار شدن
59. CMOS انتقال گیتس (پاس گیتس)
60. مکمل عبور ترانزیستوری منطق (CPL)
61. مدارهای منطقی ترتیبی MOS: مقدمه
62. رفتار برق فشار قوی عناصر
63. SR لچ مدار
64. سنجش زمان لچ SR
65. سنجش زمان JK لچ
66. استاد برده فلیپ فلاپ
67. CMOS D-چفت و لبه باعث فلیپ فلاپ
68. مدارهای منطقی پویا: مقدمه
69. اصول ترانزیستور عبور
همه مطالب به دلیل محدودیت های شخصیت های تعیین شده توسط فروشگاه بازی ذکر شده است.